Contenido (Unidad /
Competencia / Actividad / Material de Aprendizaje) |
1. Modelo de arquitecturas de cómputo.
1.1. Modelos de arquitecturas de cómputo.
1.1.1. Clásicas.
Definiciones de: computadora, arquitectura y organización de la computadora. (23040 bytes)
Modelo de arquitectura de computadoras (433648 bytes)
http://www.mitecnologico.com/Main/ArquitecturaDeComputadoras
1.1.2. Segmentadas.
Segmentacion (160789 bytes)
Modelos segmentados (925184 bytes)
http://www.mitecnologico.com/Main/ArquitecturasDeComputoSegmentadas
http://es.wikipedia.org/wiki/Arquitectura_en_pipeline_(inform%C3%A1tica)
http://www.monografias.com/trabajos16/arquitectura-paralela/arquitectura-paralela.shtml
1.1.3. De multiprocesamiento.
Diferentes arquiotectura
Diferentes arquitecturas (1113045 bytes)
Multiprocesamiento (467968 bytes)
http://es.wikipedia.org/wiki/Multiprocesamiento_sim%C3%A9trico
1.2. Análisis de los componentes.
1.2.1. Arquitectura de CPU.
Arquitectura de CPU 1 (26158 bytes)
Partes de un micro (154624 bytes)
http://es.kioskea.net/pc/processeur.php3
1.2.2. Tipos de CPU
Tipos Genericos de Micros (76800 bytes)
Tipos de CPU (23552 bytes)
Microprocesadores (17824 bytes)
https://belenus.unirioja.es/~alortiz/procesador.html
http://www.jegsworks.com/Lessons-sp/lesson1-2/lesson1-2.htm
1.2.3. Características de CPU.
http://usuarios.lycos.es/irojasb/El_Microprocesador.htm
http://www.monografias.com/trabajos12/microco/microco.shtml
http://usuarios.lycos.es/cursosimm/capitulo3.htm
1.2.4. Funcionamiento de CPU.
Funcionamiento de CPU (26112 bytes)
Funcionamiento de un micro (85504 bytes)
Funcionamiento de CPU paso a paso (62091 bytes)
1.2.5. Arquitecturas de Memoria.
Definiciones de memoria (28672 bytes)
Arquitetura de Memoria ver pag, de 4-7 (358275 bytes)
http://es.wikipedia.org/wiki/Memoria_virtual
http://www.hardware12v.com/conocimientospc/5.php
1.2.6. Tipos de Memoria.
http://www.monografias.com/trabajos16/memorias/memorias.shtml
http://www.monografias.com/trabajos3/tiposram/tiposram.shtml
http://www.terra.es/personal/alksoft/hard/memoria.htm
1.2.7. Características de Memoria
Caracteristicas de RAM (45568 bytes)
http://www.fismat.umich.mx/~elizalde/curso/node8.html
http://www.sc.ehu.es/sbweb/webcentro/automatica/WebCQMH1/PAGINA%20PRINCIPAL/PLC/ESTRUCTURAS/ESTRUCTURA%20INTERNA/MEMORIA/memoria.htm
http://www.geocities.com/nachoenweb/memorias.html
1.2.8. Funcionamiento de Memoria.
Funcionamiento de la RAM (136704 bytes)
Funcionamiento de la ROM (153150 bytes)
1.2.9. Arquitecturas de Dispositivos de I/O.
http://es.wikipedia.org/wiki/Entrada/Salida
http://es.wikipedia.org/wiki/Dispositivos_perif%C3%A9ricos
1.2.10. Tipos de Dispositivos de I/O.
http://es.kioskea.net/pc/serie.php3
http://www.monografias.com/trabajos55/circuitos-logicos-combinacionales/circuitos-logicos-combinacionales2.shtml
http://es.wikipedia.org/wiki/Puerto_paralelo
http://es.wikipedia.org/wiki/Puerto_serie
1.2.11. Características de Dispositivos de I/O.
Caracteristicas rs232 (16874 bytes)
Puerto serie rs232 (35975 bytes)
Caracteristicas de comunicacion LPT1 (313909 bytes)
http://cfievalladolid2.net/tecno/cyr_01/control/puerto_paralelo.htm
1.2.12. Funcionamiento de Dispositivos de I/O.
Control IO con LDR (24064 bytes)
Libreria IO.H (27089 bytes)
Cliente de Red (2130574 bytes)
Server de Red (2711420 bytes)
http://www.webelectronica.com.ar/news14/nota01.htm
http://picmania.garcia-cuervo.com/USB_1_BulkTransfers.php
http://www.robotia.com.ar/rb/X1/interpaso/interpaso.htm
|
2. Comunicación interna en la computadora.
2.1. Buses.
2.1.1. Bus Local.
http://es.wikipedia.org/wiki/Bus_de_datos
http://www.pchardware.org/buses/busvl.php
2.1.2. Bus de datos.
http://www.configurarequipos.com/doc401.html
http://www.mitecnologico.com/Main/BusDeDatos
2.1.3. Bus de direcciones.
http://es.wikipedia.org/wiki/Bus_de_direcci%C3%B3n
http://es.wikipedia.org/wiki/Bus_de_direcci%C3%B3n
2.1.4. Bus de control.
http://mx.geocities.com/pcmuseo/mecatronica/buses.htm
2.1.5. Buses normalizados.
http://www.mitecnologico.com/Main/BusesNormalizados
http://www.upv.es/amiga/246.htm
2.2. Direccionamiento.
2.2.1. Modo real.
http://www.mitecnologico.com/Main/DireccionamientoModoReal
http://www.zator.com/Hardware/H5_1.htm
2.2.2. Modo protegido.
http://html.rincondelvago.com/modo-protegido-del-intel-80386.html
2.2.3. Modo real virtual.
http://es.wikipedia.org/wiki/Modo_8086_virtual
2.3. Temporización.
2.3.1. Reloj de sistema.
Temporizacion (26112 bytes)
http://www.mundofree.com/juanpablo/reciclaje-pc/html/reloj.htm
2.3.2. Reset del sistema.
Reset de sistema (496902 bytes)
http://wikitec.itnogales.edu.mx/index.php/Estados_de_espera
2.3.3. Estados de espera.
http://es.kioskea.net/contents/pc/ram.php3
http://wikitec.itnogales.edu.mx/index.php/Estados_de_espera
2.4. Interrupciones de Hardware.
2.4.1. Enmascarable.
Interrupciones enmascarables (93435 bytes)
Codigos (79075 bytes)
http://www.zator.com/Hardware/H2_4.htm
http://www.mitecnologico.com/Main/InterrupcionesEnmascarable
2.4.2. No-enmascarable.
Interrupciones no enmascarables (53248 bytes)
http://www.mitecnologico.com/Main/InterrupcionesDeHardware
2.5. Acceso Directo a memoria.
2.5.1. Sistema de video.
Acceso directo a memoria (59392 bytes)
http://es.wikipedia.org/wiki/DMA
2.5.2. Sistema de discos.
Comport (1028862 bytes)
Ejemplo Comport (1045965 bytes)
http://www.zator.com/Hardware/H2_3.htm
2.5.3. Otras aplicaciones.
http://www.zator.com/Hardware/H2_4_2.htm
|
3. Selección de componentes para ensamble de
3.1. Chip Set.
3.1.1. CPU
CPU (72704 bytes)
http://www.servicioalpc.com/ensamb.htm
http://www.coloredhome.com/montaje_de_un_pc/montaje_de_un_pc.htm
3.1.2. Controlador del Bus.
Ver pag 7-19
Controladores de buses (767992 bytes)
http://www.monografias.com/trabajos/bus/bus.shtml
http://www.trucoswindows.net/windows-vista-215-Hardware-y-controladores.html#
3.1.3. Puertos de E/S.
puertos del db25 (35840 bytes)
puertos de microcontroladores (43135 bytes)
circuito (13837 bytes)
http://www.zator.com/Hardware/H2_5.htm
http://www.todorobot.com.ar/
3.1.4. Controlador de Interrupciones.
Controlador programable de interrupciones (20992 bytes)
Interrupciones no enmascarables (56320 bytes)
Interrupciones enmascarables (97280 bytes)
http://atc.ugr.es/docencia/udigital/1204.html
3.1.5. Controlador de DMA.
arquitectura DMA (37376 bytes)
DMA (92974 bytes)
3.1.6. Circuitos de temporización y control
Temas 3.1 (1388025 bytes)
Temas 3.1.2 (1146609 bytes)
http://www.unicrom.com/Tut_temporizador_fundamental_en_control.asp
http://www.unicrom.com/cir_detector-proximidad-infrarrojo.asp
3.1.7. Controladores de video.
Controlador de video 2 (53760 bytes)
Stallings, William, ORGANIZACIÓN Y ARQUITECTURA DE COMPUTADORAS, Ed. Pearson Education. España 2001. Págs. 567-578
Controlador de video (85400 bytes)
http://www.fismat.umich.mx/~elizalde/curso/node16.html
3.2. Aplicaciones.
3.2.1. Entrada/ Salida.
uson de registro de estado 0x379 (28672 bytes)
Brey Barry B, MICROPROCESADORES INTEL: ARQUITECTURA, PROGRAMACIÓN E INTERFASE, 4a. Ed. , Editorial Prentice Hall, Mexico 2003. Págs.
Stallings, William, ORGANIZACIÓN Y ARQUITECTURA DE COMPUTADORAS, Ed. Pearson Education. España 2001. Págs. 567-578
programacion del puerto spp epp (137282 bytes)
http://proyectosfie.com/html/EmpesandoLpt.htm
http://usuarios.lycos.es/vbzone/doclpt.htm
http://www.lammertbies.nl/comm/cable/RS-232.html
3.2.2. Almacenamiento.
Brey Barry B, MICROPROCESADORES INTEL: ARQUITECTURA, PROGRAMACIÓN E INTERFASE, 4a. Ed. , Editorial Prentice Hall, Mexico 2003. Págs. 272-273
Stallings, William, ORGANIZACIÓN Y ARQUITECTURA DE COMPUTADORAS, Ed. Pearson Education. España 2001. Págs. 567-578
procesador ADM (83436 bytes)
http://es.kioskea.net/pc/memoire.php3
3.2.3. Fuente de alimentación.
Brey Barry B, MICROPROCESADORES INTEL: ARQUITECTURA, PROGRAMACIÓN E INTERFASE, 4a. Ed. , Editorial Prentice Hall, Mexico 2003. Págs. 272-273
Stallings, William, ORGANIZACIÓN Y ARQUITECTURA DE COMPUTADORAS, Ed. Pearson Education. España 2001. Págs. 567-578
Fuentes de alimentacion (749568 bytes)
http://es.kioskea.net/pc/carte-mere.php3
http://www.hispazone.com/Articulo/98/Fuentes-de-Alimentacion:-tipos--caracteristicas-e-instalacion.html
3.3. Ambientes de servicios.
3.3.1. Negocios.
Brey Barry B, MICROPROCESADORES INTEL: ARQUITECTURA, PROGRAMACIÓN E INTERFASE, 4a. Ed. , Editorial Prentice Hall, Mexico 2003. Págs. 272-273
Stallings, William, ORGANIZACIÓN Y ARQUITECTURA DE COMPUTADORAS, Ed. Pearson Education. España 2001. Págs. 567-578
http://www.intel.com/espanol/products/desktop/processors/index.htm
http://www.amd.com/la-es/
3.3.2. Industria.
Brey Barry B, MICROPROCESADORES INTEL: ARQUITECTURA, PROGRAMACIÓN E INTERFASE, 4a. Ed. , Editorial Prentice Hall, Mexico 2003. Págs. 272-273
Stallings, William, ORGANIZACIÓN Y ARQUITECTURA DE COMPUTADORAS, Ed. Pearson Education. España 2001. Págs. 567-578
http://www.gea-niro.com.mx/lo-que-suministros/servicios/automatizacion.htm
http://www.monografias.com/trabajos12/microco/microco.shtml
3.3.3. Comercio electrónico.
Brey Barry B, MICROPROCESADORES INTEL: ARQUITECTURA, PROGRAMACIÓN E INTERFASE, 4a. Ed. , Editorial Prentice Hall, Mexico 2003. Págs. 272-273
Stallings, William, ORGANIZACIÓN Y ARQUITECTURA DE COMPUTADORAS, Ed. Pearson Education. España 2001. Págs. 567-578
Comercio electronico (1104194 bytes)
|
4. Microcontroladores.
4.1. Arquitectura.
4.1.1. Terminales.
Brey Barry B, MICROPROCESADORES INTEL: ARQUITECTURA, PROGRAMACIÓN E INTERFASE, 4a. Ed. , Editorial Prentice Hall, Mexico 2003. Págs. 272-273
Stallings, William, ORGANIZACIÓN Y ARQUITECTURA DE COMPUTADORAS, Ed. Pearson Education. España 2001. Págs. 567-578
M. Morris Mano, LOGICA DIGITAL Y DISEÑO DE COMPUTADORAS, 1ª edición, Ed. Prentice Hall, México 2003, Pags 234-267.
M. Morris Mano, ARQUITECTURA DE COMPUTADORAS , 4ª edición, Ed. Prentice Hall, México 2003, Pags 221-245.
Resumen de tema (997376 bytes)
http://perso.wanadoo.es/pictob/micropic16f84_3.htm
http://www.unicrom.com/Tut_PICs4.asp
4.1.2. CPU.
Brey Barry B, MICROPROCESADORES INTEL: ARQUITECTURA, PROGRAMACIÓN E INTERFASE, 4a. Ed. , Editorial Prentice Hall, Mexico 2003. Págs. 272-273
Stallings, William, ORGANIZACIÓN Y ARQUITECTURA DE COMPUTADORAS, Ed. Pearson Education. España 2001. Págs. 567-578
M. Morris Mano, LOGICA DIGITAL Y DISEÑO DE COMPUTADORAS, 1ª edición, Ed. Prentice Hall, México 2003, Pags 234-267.
M. Morris Mano, ARQUITECTURA DE COMPUTADORAS , 4ª edición, Ed. Prentice Hall, México 2003, Pags 221-245.
http://www.todopic.com.ar/instrucciones.html
http://www.monografias.com/trabajos12/micrcont/micrcont.shtml
http://www.ilustrados.com/publicaciones/EpyVFpAppyVWlriaRk.php
http://www.unicrom.com/Tut_PICs2.asp
4.1.3. Espacio de Memoria.
Brey Barry B, MICROPROCESADORES INTEL: ARQUITECTURA, PROGRAMACIÓN E INTERFASE, 4a. Ed. , Editorial Prentice Hall, Mexico 2003. Págs. 272-273
Stallings, William, ORGANIZACIÓN Y ARQUITECTURA DE COMPUTADORAS, Ed. Pearson Education. España 2001. Págs. 567-578
M. Morris Mano, LOGICA DIGITAL Y DISEÑO DE COMPUTADORAS, 1ª edición, Ed. Prentice Hall, México 2003, Pags 234-267.
M. Morris Mano, ARQUITECTURA DE COMPUTADORAS , 4ª edición, Ed. Prentice Hall, México 2003, Pags 221-245.
Memoria de micros (487709 bytes)
http://www.unicrom.com/Tut_PICs2.asp
http://members.fortunecity.es/electronico/tutoriales/tutopic16f84/p3.html
http://perso.wanadoo.es/chyryes/tutoriales/pic3.htm
4.1.4. Entrada/ Salida.
Brey Barry B, MICROPROCESADORES INTEL: ARQUITECTURA, PROGRAMACIÓN E INTERFASE, 4a. Ed. , Editorial Prentice Hall, Mexico 2003. Págs. 272-273
Stallings, William, ORGANIZACIÓN Y ARQUITECTURA DE COMPUTADORAS, Ed. Pearson Education. España 2001. Págs. 567-578
M. Morris Mano, LOGICA DIGITAL Y DISEÑO DE COMPUTADORAS, 1ª edición, Ed. Prentice Hall, México 2003, Pags 234-267.
M. Morris Mano, ARQUITECTURA DE COMPUTADORAS , 4ª edición, Ed. Prentice Hall, México 2003, Pags 221-245.
http://www.unicrom.com/Tut_Lineas_E-S_recursos_auxiliares_programacion_microcontroladores.asp
http://perso.wanadoo.es/chyryes/tutoriales/pic3.htm
http://perso.wanadoo.es/chyryes/tutoriales/pic4.htm
http://perso.wanadoo.es/chyryes/tutoriales/pic5.htm
4.1.5. Características especiales.
Brey Barry B, MICROPROCESADORES INTEL: ARQUITECTURA, PROGRAMACIÓN E INTERFASE, 4a. Ed. , Editorial Prentice Hall, Mexico 2003. Págs. 272-273
Stallings, William, ORGANIZACIÓN Y ARQUITECTURA DE COMPUTADORAS, Ed. Pearson Education. España 2001. Págs. 567-578
M. Morris Mano, LOGICA DIGITAL Y DISEÑO DE COMPUTADORAS, 1ª edición, Ed. Prentice Hall, México 2003, Pags 234-267.
M. Morris Mano, ARQUITECTURA DE COMPUTADORAS , 4ª edición, Ed. Prentice Hall, México 2003, Pags 221-245.
http://www.unicrom.com/Tut_PICs3.asp
http://perso.wanadoo.es/chyryes/tutoriales/pic6.htm
http://perso.wanadoo.es/chyryes/tutoriales/pic7.htm
4.2. Programación.
4.2.1. Modelo de programación.
Brey Barry B, MICROPROCESADORES INTEL: ARQUITECTURA, PROGRAMACIÓN E INTERFASE, 4a. Ed. , Editorial Prentice Hall, Mexico 2003. Págs. 272-273
Stallings, William, ORGANIZACIÓN Y ARQUITECTURA DE COMPUTADORAS, Ed. Pearson Education. España 2001. Págs. 567-578
M. Morris Mano, LOGICA DIGITAL Y DISEÑO DE COMPUTADORAS, 1ª edición, Ed. Prentice Hall, México 2003, Pags 234-267.
M. Morris Mano, ARQUITECTURA DE COMPUTADORAS , 4ª edición, Ed. Prentice Hall, México 2003, Pags 221-245.
http://www.unicrom.com/Tut_PICs5.asp
http://www.unicrom.com/Tut_PIC_comentario_codigo_programa.asp
http://perso.wanadoo.es/chyryes/tutoriales/pic8.htm
http://perso.wanadoo.es/chyryes/tutoriales/pic9.htm
http://www.microchip.com/stellent/idcplg?IdcService=SS_GET_PAGE&nodeId=64
4.2.2. Conjunto de instrucciones.
Brey Barry B, MICROPROCESADORES INTEL: ARQUITECTURA, PROGRAMACIÓN E INTERFASE, 4a. Ed. , Editorial Prentice Hall, Mexico 2003. Págs. 272-273
Stallings, William, ORGANIZACIÓN Y ARQUITECTURA DE COMPUTADORAS, Ed. Pearson Education. España 2001. Págs. 567-578
M. Morris Mano, LOGICA DIGITAL Y DISEÑO DE COMPUTADORAS, 1ª edición, Ed. Prentice Hall, México 2003, Pags 234-267.
M. Morris Mano, ARQUITECTURA DE COMPUTADORAS , 4ª edición, Ed. Prentice Hall, México 2003, Pags 221-245.
http://perso.wanadoo.es/chyryes/tutoriales/pic9.htm
http://perso.wanadoo.es/chyryes/tutoriales/pic10.htm
http://perso.wanadoo.es/chyryes/tutoriales/pic11.htm
4.2.3. Modos de direccionamiento.
Brey Barry B, MICROPROCESADORES INTEL: ARQUITECTURA, PROGRAMACIÓN E INTERFASE, 4a. Ed. , Editorial Prentice Hall, Mexico 2003. Págs. 272-273
Stallings, William, ORGANIZACIÓN Y ARQUITECTURA DE COMPUTADORAS, Ed. Pearson Education. España 2001. Págs. 567-578
M. Morris Mano, LOGICA DIGITAL Y DISEÑO DE COMPUTADORAS, 1ª edición, Ed. Prentice Hall, México 2003, Pags 234-267.
M. Morris Mano, ARQUITECTURA DE COMPUTADORAS , 4ª edición, Ed. Prentice Hall, México 2003, Pags 221-245.
Modos de direccionamiento (143962 bytes)
http://perso.wanadoo.es/chyryes/tutoriales/pic12.htm
http://perso.wanadoo.es/pictob/micropic16f84.htm
http://html.rincondelvago.com/microcontrolador-pic-16f84.html
http://entrrnadorpic16f84.wordpress.com/7-modos-de-direccionamiento/
4.2.4. Lenguaje ensamblador.
Brey Barry B, MICROPROCESADORES INTEL: ARQUITECTURA, PROGRAMACIÓN E INTERFASE, 4a. Ed. , Editorial Prentice Hall, Mexico 2003. Págs. 272-273
Stallings, William, ORGANIZACIÓN Y ARQUITECTURA DE COMPUTADORAS, Ed. Pearson Education. España 2001. Págs. 567-578
M. Morris Mano, LOGICA DIGITAL Y DISEÑO DE COMPUTADORAS, 1ª edición, Ed. Prentice Hall, México 2003, Pags 234-267.
M. Morris Mano, ARQUITECTURA DE COMPUTADORAS , 4ª edición, Ed. Prentice Hall, México 2003, Pags 221-245.
http://perso.wanadoo.es/chyryes/tutoriales/pic13.htm
http://perso.wanadoo.es/chyryes/tutoriales/pic7.htm#ej1
http://perso.wanadoo.es/chyryes/tutoriales/pic11.htm#ej5
http://perso.wanadoo.es/chyryes/tutoriales/pic12.htm#ej6
4.3. Aplicaciones.
4.3.1. Como sistema independiente.
Brey Barry B, MICROPROCESADORES INTEL: ARQUITECTURA, PROGRAMACIÓN E INTERFASE, 4a. Ed. , Editorial Prentice Hall, Mexico 2003. Págs. 272-273
Stallings, William, ORGANIZACIÓN Y ARQUITECTURA DE COMPUTADORAS, Ed. Pearson Education. España 2001. Págs. 567-578
M. Morris Mano, LOGICA DIGITAL Y DISEÑO DE COMPUTADORAS, 1ª edición, Ed. Prentice Hall, México 2003, Pags 234-267.
M. Morris Mano, ARQUITECTURA DE COMPUTADORAS , 4ª edición, Ed. Prentice Hall, México 2003, Pags 221-245.
http://perso.wanadoo.es/chyryes/circuitos/progpic.htm
http://perso.wanadoo.es/chyryes/componentes.htm
4.3.2. Como subsistema de una computadora
Brey Barry B, MICROPROCESADORES INTEL: ARQUITECTURA, PROGRAMACIÓN E INTERFASE, 4a. Ed. , Editorial Prentice Hall, Mexico 2003. Págs. 272-273
Stallings, William, ORGANIZACIÓN Y ARQUITECTURA DE COMPUTADORAS, Ed. Pearson Education. España 2001. Págs. 567-578
M. Morris Mano, LOGICA DIGITAL Y DISEÑO DE COMPUTADORAS, 1ª edición, Ed. Prentice Hall, México 2003, Pags 234-267.
M. Morris Mano, ARQUITECTURA DE COMPUTADORAS , 4ª edición, Ed. Prentice Hall, México 2003, Pags 221-245.
tutorial pic como subsistema (115957 bytes)
http://www.terra.es/personal/fremiro/aplicaciones.htm
http://usuarios.lycos.es/charlytospage/microcontroladores_pic.htm
http://es.wikipedia.org/wiki/16f84
|